070b00b638313197f4407530ced8928c

Микросхема 74LVC1G74DP.125, Одиночный D-триггер [TSSOP-8] [SOT-505]

Поставка электронных компонентов в Ростов-на-Дону

9,81 руб.

x 9,81 = 9,81
Сроки поставки выбранного компонента в Ростов-на-Дону уточняйте у нашего менеджера
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №110-12 дней9,81руб.9,12руб.8,83руб.8,63руб.8,04руб.7,85руб.7,65руб.7,06руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №25-7 дней17,76руб.16,28руб.15,99руб.15,60руб.14,52руб.14,22руб.13,83руб.12,46руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №35 дней22,96руб.21,19руб.20,70руб.20,21руб.18,84руб.18,34руб.17,95руб.16,09руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №47-10 дней11,77руб.10,79руб.10,59руб.10,30руб.9,61руб.9,42руб.9,12руб.8,24руб.
НаличиеСрок1шт20шт50шт100шт1000шт5000шт10000шт50000шт
Склад №55 дней22,66руб.20,90руб.20,40руб.19,91руб.19,33руб.18,64руб.17,66руб.15,89руб.

Характеристики

74LVC1G74DP.125, Одиночный D-триггер [TSSOP-8] [SOT-505]The 74LVC1G74DP is a single positive-edge triggered D-type Flip-flop with individual data (D) inputs, clock inputs, set (SD) and reset (RD) inputs and complementary Q and Q outputs. This device is fully specified for partial power-down applications using IOFF. The IOFF circuitry disables the output, preventing damaging backflow current through the device when it is powered down. The set and reset are asynchronous active low inputs and operate independently of the clock input. Information on the data input is transferred to the Q output on the low-to-high transition of the clock pulse. The D inputs must be stable one set-up time prior to the low-to-high clock transition for predictable operation. Schmitt trigger action at all inputs makes the circuit highly tolerant of slower input rise and fall times.

• High noise immunity
• CMOS low power consumption
• Latch-up performance exceeds 250mA
• Direct interface with TTL levels
• ±24mA Output drive current